• <menu id="qseaa"><tt id="qseaa"></tt></menu><nav id="qseaa"><tt id="qseaa"></tt></nav>
    <optgroup id="qseaa"><tt id="qseaa"></tt></optgroup>
  • <object id="qseaa"><acronym id="qseaa"></acronym></object><input id="qseaa"></input>
    <menu id="qseaa"></menu>
  • <nav id="qseaa"><u id="qseaa"></u></nav>
  • <object id="qseaa"></object>
  • <input id="qseaa"></input><menu id="qseaa"></menu>
  • <s id="qseaa"></s>
  • <menu id="qseaa"><u id="qseaa"></u></menu>
  • <input id="qseaa"></input>
    ACS880-07C
    關注中國自動化產業發展的先行者!
    CAIAC 2025
    2024
    工業智能邊緣計算2024年會
    2023年工業安全大會
    OICT公益講堂
    當前位置:首頁 >> 資訊 >> 行業資訊

    資訊頻道

    核安全級儀控設備HPD邏輯可靠性分析驗證方法
    隨著HPD邏輯在國產化核安全級儀控系統中的廣泛應用,HPD邏輯設計的可靠性成為關鍵,仿真和硬件測試方法可達到的覆蓋率低,很難滿足核安全級產品可靠性分析驗證要求,因而全面系統化的HPD邏輯可靠性分析驗證方法是至關重要的。
    關鍵詞:

        摘要:隨著HPD邏輯在國產化核安全級儀控系統中的廣泛應用,HPD邏輯設計的可靠性成為關鍵,仿真和硬件測試方法可達到的覆蓋率低,很難滿足核安全級產品可靠性分析驗證要求,因而全面系統化的HPD邏輯可靠性分析驗證方法是至關重要的。本文提出一種HPD邏輯的可靠性分析驗證方法,該方法提出從五個維度分析HPD邏輯的可靠性,分析時采用FMEA和形式化相結合的手段。通過FitRel平臺系統的FPGA和FirmSys平臺系統的CPLD可靠性分析的實踐,表明該方法可全面有效地揭示隱蔽的設計缺陷,保障HPD邏輯設計的可靠性。

        關鍵詞:硬件描述語言;可編程設備;可靠性;邏輯

        在線預覽:核安全級儀控設備HPD邏輯可靠性分析驗證方法

        摘自《自動化博覽》5月刊

    熱點新聞

    推薦產品

    x
    • 在線反饋
    1.我有以下需求:



    2.詳細的需求:
    姓名:
    單位:
    電話:
    郵件:
  • <menu id="qseaa"><tt id="qseaa"></tt></menu><nav id="qseaa"><tt id="qseaa"></tt></nav>
    <optgroup id="qseaa"><tt id="qseaa"></tt></optgroup>
  • <object id="qseaa"><acronym id="qseaa"></acronym></object><input id="qseaa"></input>
    <menu id="qseaa"></menu>
  • <nav id="qseaa"><u id="qseaa"></u></nav>
  • <object id="qseaa"></object>
  • <input id="qseaa"></input><menu id="qseaa"></menu>
  • <s id="qseaa"></s>
  • <menu id="qseaa"><u id="qseaa"></u></menu>
  • <input id="qseaa"></input>
    啊灬啊灬啊灬快灬深用力试看